2020年中国科学院大学硕士研究生考试真题之电子线路.pdf
科目 名称: 电子线路 第 1 页 共 7 页 中国科学院大学 2020 年 招收攻读硕士学位研究生入学统一考试试题 科目名称: 电子线路 考生须知: 1本试卷满分为 150分,全部考试时间总计 180 分钟。 2所有答案必须写在答题纸上,写在试题纸上或草稿纸上一律无效。 3. 可以使用无字典存储和编程功能的电子计算器。 一、 填空题( 每题 2 分, 共 26 分) 1、 对于单管共 集 放大电路 , 若其上、下限频率分别 Hf 和 Lf ,则当 Lff 时,输出与 输入电压相位关系是 _度;当 Hff 时,输出与输入电压相位关系又是 _度 。 2、 现有两只稳压管,它们的稳压电压分别是 6V 和 8V,正向 导通电压是 0.7V,将它们 串联可以得到 _种稳压值;将它们并联又可以得到 _种稳压值 。 3、 在三种基本接法晶体管放大电路中,电压放大倍数小于 1 的是 _,电流放大倍数 小于 1 的是 _。 4、 串联型稳压电源与开关型稳压电源相比, _型的效率更高;当需要输出电压高于 输入电压时,选择 _型 。 5、 放大电路的级数越多,上 限 频率越 _,频带越 _。 6、 在 OCL 乙类功放电路中,若最大输出功率为 1W,则电路中功放管的集电极最大功 耗约为 。 7、 十 进 制数 (39.75)10的等值 二进制表示 形式为 , 十六 进制表示 形式 为 。 8、 某 两输入 门电路的输入变量为 A、 B,输出变量为 Y,其真值 表如表 1,则该 电路为 逻辑 门 电路 。 9、 SR 锁存器 是一种 电路 结构 简单的静态 存储单元 ,其 输入信号 约束条件是 。 对 SR锁存器进行 改进可以构成各种触 发器 ,其中 , 脉冲触发 JK触发 器 的 特性方程为 。 10、 单稳态 触发器 受到外触发 时进入 态 。 目前使用的集成 单稳态触发器有不可重触发型和可重触发型 两种 。在某个电 子系统中 , 需要 对 一个 时钟信号进行监测 ,当 该 时钟信号 正 常 时 ,输出高电平 , 该 时钟信号中断时 ,输出低电平 。 如果用 集成 单稳态触发器 设计该电路 ,应选用 _单稳态触 发器 。 表 1 A B Y 0 0 1 0 1 1 1 0 1 1 1 0 科目 名称: 电子线路 第 2 页 共 7 页 11、 同步十进制加法计数器 74160 具有异步置零 ( RD) 和同步预置数 ( LD) 功能 ,用 74160可以设计其它不同进制 计数器 , 图 1是 用 74160采用 法 实现的 进 制计数器 。 12、 施密特触发电路 的 电压传输 特性如图 2 所示 ,则当 其 输 入 电压信号 表达式 为 3sin (2 0 0 0 ) 1Ivt, 单位为 V 时 ,输出 矩形脉冲 信号 频率 为 Hz, 其 正 脉冲宽度为 。 /OvV / IvV 42 图 2 C A 1 B 1 A 2 B 2 F 图 3 13、 图 3电路中 ,输出 F的逻辑 函数表达 式为 F= ,这种用三态门实现的连接 方 式称为 结构 。 二、 单项选择题(每题 2 分,共 26 分) 1、 集成运放中,为了 使各级电路均有稳定的静态工作点,通常采用的方法是 ( )。 A 给晶体管 b-e间或者场效应管 g-s间加偏置电压 B 采用高精度电阻减小 误差 C 为每级放大管输出回路注入恒定 电流 D 尽量维持电路温度 恒定 2、 在互补 和 准互补输出级电路中,消除交越失真电路的组成原则是 ( ) 。 A 使两只放大管静态时均处于临界导通状态并具有小的动态 损失 B 附加电路不能比主输出级电路 复杂 C 偏置电路优先考虑无源阻型 器件 E P E T C L K 1 C L K C L D R D 7 4 1 6 0 Q 0 Q 1 Q 2 Q 3 D 0 D 1 D 2 D 3 & & & 1 图 1 计 数 输 入 进 位 输 出 科目 名称: 电子线路 第 3 页 共 7 页 D 确保输入电压过零时 两个晶体管都 导通 3、 在反馈放大电路中,对反馈量及反馈的理解以下说法 正确的是 ( ) 。 A 反馈量通常表现为某一电阻上的电压或者电流,是该电阻的实际电压或 电流 B 反馈量是仅仅决定于输出量的物理量 C 反馈量是输入与输出共同决定 的 D 通过将输出引入输入,形成反馈回路,所以反馈必须由输出端 引出 4、 串联型稳压电路需要 引入 负反馈,关于该反馈 以下说法错误 的是 ( ) 。 A 引入的是电压负 反馈 B 满足 深度负反馈条件 C 引入的反馈 不能 使 电路 产生自激 D 当调整管工作在饱和状态时,负反馈才起 作用 5、 关于功率放大电路与 电压放大电路,以下 说法不合适的是 ( )。 A 前者比后者效率高 B 在电源电压相同的情况下,前者 一定 比后者的最大不失真 输出电压大 C 在电源电压相同的情况下,前者比后者输出功率大 D 都使输出功率大于信号源提供的输入功率 6、 稳压区工作的 稳压管 ,管子的 工作 状态是 ( )。 A 正向导通 B 反向击穿 C 反向截止 D 雪崩击穿 7、 下 列 命题正确的 是( ) 。 A.若 A B A C ,则 BC B.与 A B AB , 则 AB C.若 AB AC ,则 BC D.若 A B C AB,则 0C 8、 下列电路中 , 属于 组合逻辑电路的是 ( ) 。 A.译码器 B.移位 寄存器 C.十六进制 计数器 D.SR锁存器 9、 下 列 电路中 , 能够把串行数据 转换成 并行数据的电路是 ( ) 。 A.译码器 B.D触发器 C.移位寄存器 D.计数器 10、 计数器级联可以构成新的 不同 进制 计数器, 图 4 电路 是 由两 片同步十进制计数 器 74160 级 联 构成 的 进制计数器。 ( ) 。 科目 名称: 电子线路 第 4 页 共 7 页 A. 100 B. 20 C. 36 D. 60 11、 下 列说法 不 正确 的是( ) 。 A.D/A转换器的转换 精度通常用分辨率和转换 误差来描述 B.D/A转换器 的 位数越多 ,转换精度越高 C.转换速度和转换精度是衡量 D/A、 A/D转换器性能的重要指标 D.一个 N位 逐次逼近型 A/D转换器 完成一次 转换 需要 N个时钟信号周期 12、 图 5 电路 中 , 能产生 振荡的是 ( ) 。 A.( 1) ( 3) B.( 1) ( 2) ( 3) ( 4) C.( 1) ( 2) ( 3) D.( 1) ( 3) ( 4) R C Ov O v Ov Ov( 1 ) ( 2 ) ( 3 ) ( 4 ) 图 5 13、 用 容量为 256 8 的 RAM 扩展为 1024 8 , 应采用 扩展 方式 , 如果 RAM 片 选信号用译码器产生,则 译码器输入端个数为 。 ( ) A.字 , 2 B.位 , 2 C.字 , 4 D.位 , 4 三、 简答分析 计算题(共 98 分 ) 1、 写 出 图 6 中各电 路输出 逻辑状态或逻辑表达式 ,其中 ( a) 、 ( b) 为 TTL 电路 , ( c) 、 ( d) 、 ( e) 、 ( f) 为 CMOS电路 。 ( 14分) E P E T C L K 1 C L K C L D R D 7 4 1 6 0 ( 1 ) Q 0 Q 1 Q 2 Q 3 D 0 D 1 D 2 D 3 & 图 4 计 数 输 入 1 1 E P E T 1 C L K C L D R D 7 4 1 6 0 ( 1 ) Q 0 Q 1 Q 2 Q 3 D 0 D 1 D 2 D 3 1 进 位 输 出 科目 名称: 电子线路 第 5 页 共 7 页 F 1 悬 空 V C C F 2 2 0 k V I L ( a ) ( b ) 5 1 k V I H F 3 ( c ) R L V D D F 4 A B C D ( d ) & 1 = 1 1 F 5 ( e ) A B C A 2 A 1 A 0 S 2 S 3 S 1 Y 7 Y 6 Y 5 Y 4 Y 3 Y 2 Y 1 Y 0 1 0 B C F 6 ( f ) 7 4 H C 1 3 8 图 6 2、 三模冗余 是 电子 系统 常用的一种 提高系统可靠性 设计 机制 , 其 实现方法是对要求高 可靠 二值逻辑 输出的模块在系统中 复制三 份 ,每份执行完全相同的 逻辑功能 ,它们 各自独立输出 , 表决系统 对三个模块输出 进行 表决 , 以 多数相同的输出作为 系统 输 出 。这样 ,系统中三个模 块只要 不 同时出现 两个或两个以上错误就可以得到正确输 出 。设计 三模冗余系统 中的 表决 电路 ,完成下述问题 。 ( 规定 表决电路三个输入 变量 为 A、 B、 C,输出变量为 Y) ( 9分) 1) 列出 电路的 逻辑真值表 ; 2) 写出 Y的逻辑 函数 式 并化简 ; 3) 用门电路 实现 并 画出电路图 ; 4) 将 A、 B、 C作为 3/8线译码器 的输入变量 , 通过附加 少量逻辑门 也可以实现上述 逻辑电 路 ,画出用 3/8线译码器 实现的表决电路电路图 。 3、 某一 逻辑电路 输入一路 同步 时钟 和一路数据信号 , 该电路 需要对 输入 数据 进行检测 , 若 连续 四个时钟 输入 数据序列 为 1101时 ,输出 1,否则 输出 0。 请用 D触发器 和门 电路 设计 同步时序电路 实现该逻辑电路功能 ,完成下 面 问 题 。 ( 14分) 1) 分析 并确定逻辑状态 ; 2) 画出状态转 换 图 并列出状态转 换 表 ,如果需要请进行状态合并 并 列出最简 状态转 换图和转换表 ; 3) 进行状态编码并 列出状态 转换真值表; 4)求 出 电路的状态方程和输出方程 ; 5) 画出逻辑电路图。 4、 555定时器 是一种用途广泛的集成电路 芯片 , 图 7( a) 是由 555定时器构成的 施密 特触发器 。 ( 10分) 1) 简述 电路工作原理 ; 科目 名称: 电子线路 第 6 页 共 7 页 2) 求 TV 、 TV 及回差电压 TV ; 3) 当输入电压 Iv 波形 如图 7( b) 所示 时 ,画出输 出电压 Ov 的 波形 图 。 5 5 5 1 6 2 48 3 5 + 1 2 VI v Ov t / s /IvVTV T ( a ) ( b ) 图 7 5、 比较三种基本接法放大电路 性能 , 填写 完成表 2 内容 。 ( 6 分 ) 表 2 基本接法 共射电路 共集电路 共基电路 输出电阻 小 频带 窄 输出与输入 相位 反相 6、 在图 8 所示电路中,已知 R1=R2=R3=R4=R5=Rf=100k, C=1uF。( 13分 ) 1) 求出输出电压 uo 与输入 电压 ui 的运算关系 ; 2) 设 t=0 时刻输出 电压 uo=0,且输 入 电压 ui 由 0V 跃变为 -1V,求输出电压由 0V 上升到 6V 所需的时间 ; 3) 若 R2 电阻断 开 ,输出 电压 uo 具有何种滤波特性 。 u o u i R 1 , 1 0 0 k R 4 , 1 0 0 k R f , 1 0 0 k C , 1 u - + - + R 5 , 1 0 0 k R 2 , 1 0 0 k R 3 , 1 0 0 k 图 8 科目 名称: 电子线路 第 7 页 共 7 页 7、 串联型稳压电路如图 9 所示, R2 是可调电阻, Dz 是稳压管,输出电压 uo 的可调范 围为 5V 到 15V,最大负载电流 1600mA, R1=R3=1k,电网电压波动 10%。分析 以下问题: ( 18分) 1) 稳压管 Dz 的稳压电压是多少? R2 的 阻值是多少 ? 2) 若 T1 管饱和压降为 3V,则为使电路正常工作,在电网电压为 220V 时,滤波电 容 C 上的电压至少 应 为 多少 ? 3) 若集成运放的最大输出电流为 0.8mA,则调整管 T1, T2 的整体电流放大系数至 少应为多少 ? 4) 若滤波电容 C 两端电压 uc=25V,则 T1 管集电极的最大功耗是多少 ? D 1 D 4 图 9 D 3 D 2 2 2 0 V , 5 0 H z u 2 u o R 1 R 3 R 2 - + D z R R L T 1 T 2 C + - 8、 电路如图 10 所示,分析下列问题 。 ( 14分) 1) 画出低频交流等效电路图 ; 2) 若要改善电路的低频特性,应首先改变哪一个电容的容量,如何改 ? 3) 如 T1 和 T2 静 态时 发射极电流相等, 且 rbb 和 C 相等 ,则哪一级的上限频率高? R 1 , 6 0 0 k T 1 T 2 R 4 , 5 k R 2 , 3 k R 5 , 5 k + V C C u o + - 图 1 0 R 3 , 1 5 k C 2 , 1 u C 1 , 1 u + - R s , 1 k u s C e , 1 u R 6 , 2 . 3 k